Založen: Jan 12, 2009 Příspěvky: 7105 Bydliště: Plzeňsko
Zaslal: st leden 18 2023, 19:06 Předmět:
To máme 21 kanálů.
A jestli se ty tři analogové dají používat jako digitální, tak celkem 24 kanálů.
RayeR napsal(a):
FPGA-based hračky vyjdou teda docela draho
Proto jsem nejprve navrhoval samotnou FT601, stojí jen pár stovek a má 32 kanálů.
S plošňáčky už je ta cena horší, musel by se udělat vlastní, třeba podle toho Cola.
Založen: Aug 02, 2009 Příspěvky: 1325 Bydliště: Praha
Zaslal: so leden 21 2023, 2:28 Předmět:
Ten FT601 za 250Kc by sel no, je na to nekde hotovej nakej OpenHW design? Chci do konce pristiho tejdne poslat batch desek do JLCPCB (dokud maj slevu), tak bych to moh prihodit, pokud by byly Gerbry, ale celej design od nuly bych asi nestih. Nak sem nic nenasel, jen nake slozitejsi kramy, ktere tam cpou k FTcku zas nake jeble FGPA/CPLD.
edit:
Apon sem nasel symbol a futral
https://www.snapeda.com/parts/FT601Q-B-T/FTDI,%20Future%20Technology%20Devices%20International%20Ltd/view-part/
Tak mozna za vecer bych sprskal neco hrozneho s nezbytnym minimem soucastek okolo...
Akorat teda nejak nevidim v libsigrock zadnou podporu pro FT60x, delat k tomu este vlastni FW a SW by byl nasobne veci voser jak HW...
Taky si uplne nejsem jistej z toho datasheetu, jesi to podporuje asynchronni vzorkovani tech datovej pinu jen tak, ono je k tomu jeste rada ridicich signalu, ktery ted nevim jesi je treba generovat.
Založen: Aug 02, 2009 Příspěvky: 1325 Bydliště: Praha
Zaslal: so leden 21 2023, 15:57 Předmět:
No zasadni otazka je, jesli to muze vubec bez toho FPGA fungovat. Kdyby tam bylo jen na oddeleni signalu, tak tam daj par nakych 74xxx bufferu, ale ono tam mas radu dalsich signalu, ktere je asi treba generovat, viz kapitola
4.3 245 Synchronous FIFO mode Protocols
mozna by mohlo stacit nastavit trvale OE#=0, WR#=1, RD#=0, BE3:0=1, no spis to potrebuje nakou hranu, aby to precetlo data, tak privest vydeleny CLK na RD# a pripadne OE#, takze by tam este musela bej naka programovatelna delicka pro nastaveni sample frekvence (stacil by naky binarni citac 2^n). Ale bez sw podpory je to cele nahouby...
Založen: Jan 12, 2009 Příspěvky: 7105 Bydliště: Plzeňsko
Zaslal: ne leden 22 2023, 18:42 Předmět:
Na druhou stranu, když si odmyslíš zbytek desky, tak z té části s FT601 ti vznikne pěkná destička na pokusy s FT601.
(Samozřejmě bude vhodné vyvést si řídící signály na plošky, na které se dá něco připájet.)
Založen: Aug 02, 2009 Příspěvky: 1325 Bydliště: Praha
Zaslal: st únor 01 2023, 2:00 Předmět:
Tak sem pres noc spatlal naky zakladni zapojeni FT601Q podle datasheetu, akorat sem vsechny data a ridici signaly vytahal na header, aby se s tim dalo pracovat lip jak s holym svabem, ale porad mam neprijemne tuseni, ze bude este treba naky ten CPLD-FPGA frontenend. No az nekdy bude chvile, tak si ten cip zkusim osahat. Jinak reknu vam teda, ze ten USB-C konektor je teda pekna sracka z pohledu routovani, jak to ma ty 2 rady pinu, ja se na to vys.ral a USB 3.0 zapojil jen na tu jednu polovinu...
Neskla sem to este stih naposilat do JLC, takze mam jednu 4-vrstvou desku za 2$ (vesel sem se do 5x5cm . Akorat me teda namich Paypal, z nakeho neznameho duvodu najednou neslo zaplatit mou kartou, kterou sem nekdy pred pul rokem pres paypal normalne platil, zustatek, limity vsecko OK, kartou platim na Aliku bez problemu, ale paymrd proste rekl ne (kartu sem i zkousel odebrat a pridat, zadal potvrzovaci kod z banky a stejne nic)...
Kdyby to FT601 nahodou nekdo objednaval nebo moh prihodit k jine objednavce, tak bych mel zajem, muzu pak podarovat desticku.
Založen: Aug 02, 2009 Příspěvky: 1325 Bydliště: Praha
Zaslal: po únor 27 2023, 0:42 Předmět:
Jo a jeste navic na tom plosnaku mam nestandardne zapojeny ty USB 3.0 SS pary, protoze na tomhle picackym konektoru nejde normalnim zpusobem vyroutovat tu vnitrni radu: https://ibb.co/44RW93k
Takze sem to vyvedl jen z vnejsi rady, takze mam zapojene pary TX1 a RX2 (ma byt spravne TX1 a RX1), coz se standarnim kabelem nebude chodit. Budu si muset zbastlit nestandarni kablik, asi vzit USB C to C, prestrihnout napul a pripajet na nej pajeci kabelovou koncovku USB A.
Časy uváděny v GMT + 1 hodina Jdi na stránku Předchozí1, 2, 3, 4, 5, 6, 7, 8, 9, 10
Strana 10 z 10
Nemůžete odesílat nové téma do tohoto fóra. Nemůžete odpovídat na témata v tomto fóru. Nemůžete upravovat své příspěvky v tomto fóru. Nemůžete mazat své příspěvky v tomto fóru. Nemůžete hlasovat v tomto fóru. Nemůžete připojovat soubory k příspěvkům Můžete stahovat a prohlížet přiložené soubory
Informace na portálu Elektro bastlírny jsou prezentovány za účelem vzdělání čtenářů a rozšíření zájmu o elektroniku. Autoři článků na serveru neberou žádnou zodpovědnost za škody vzniklé těmito zapojeními. Rovněž neberou žádnou odpovědnost za případnou újmu na zdraví vzniklou úrazem elektrickým proudem. Autoři a správci těchto stránek nepřejímají záruku za správnost zveřejněných materiálů. Předkládané informace a zapojení jsou zveřejněny bez ohledu na případné patenty třetích osob. Nároky na odškodnění na základě změn, chyb nebo vynechání jsou zásadně vyloučeny. Všechny registrované nebo jiné obchodní známky zde použité jsou majetkem jejich vlastníků. Uvedením nejsou zpochybněna z toho vyplývající vlastnická práva. Použití konstrukcí v rozporu se zákonem je přísně zakázáno. Vzhledem k tomu, že původ předkládaných materiálů nelze žádným způsobem dohledat, nelze je použít pro komerční účely! Tento nekomerční server nemá z uvedených zapojení či konstrukcí žádný zisk. Nezodpovídáme za pravost předkládaných materiálů třetími osobami a jejich původ. V případě, že zjistíte porušení autorského práva či jiné nesrovnalosti, kontaktujte administrátory na diskuzním fóru EB.